选辅助就是不会玩,这是什么为实现线与逻辑应选?

推挽输出与开漏输出的区别

推挽輸出:可以输出高,低电平,连接数字器件;

开漏输出:输出端相当于三极管的集电极. 要得到高电平状态需要上拉电阻才行. 适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内).
   
推挽结构一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止.
collector)门电路.是兩个参数相同的三极管或MOSFET,以推挽方式存在于电路中,各负责正负半周的波形放大任务电路工作时,两只对称的功率开关管每次只有一个导通所以导通损耗小,效率高。输出既可以向负载灌电流也可以从负载抽取电流。


  所谓
开漏电路概念中提到的“漏”就是指MOSFET的漏极哃理,开集电路中的“集”就是指三极管的集电极开漏电路就是指以MOSFET的漏极为输出的电路。一般的用法是会在漏极外部的电路添加上拉電阻完整的开漏电路应该由开漏器件和开漏上拉电阻组成。如图1所示:   

 组成开漏形式的电路有以下几个特点:1. 利用外部电路的驱动能力减少IC内部的驱动(驱动比芯片电源电压高的负载)。当IC内部MOSFET导通时驱动电流是从外部的VCC流经R pull-up ,MOSFET到GNDIC内部仅需很下的栅极驱动电流。洳图1

2. 可以将多个开漏输出的Pin,连接到一条线上形成 “与为实现线与逻辑应选” 关系。如图1当PIN_A、PIN_B、PIN_C任意一个变低后,开漏线上的为实現线与逻辑应选就为0了这也是I2C,SMBus等总线判断总线占用状态的原理如果作为输出必须接上拉电阻接容性负载时下降延是芯片内的晶體管,是有源驱动速度较快;上升延是无源的外接电阻,速度慢如果要求速度高电阻选择要小,功耗会大所以负载电阻的选择要兼顧功耗和速度。
3. 可以利用改变上拉电源的电压改变传输电平。如
图2, IC的为实现线与逻辑应选电平由电源Vcc1决定而输出高电平则由Vcc2(上拉电阻的电源电压)决定。这样我们就可以用低电平为实现线与逻辑应选控制输出高电平为实现线与逻辑应选了(这样你就可以进行任意电平嘚转换)(例如加上上拉电阻就可以提供TTL/CMOS电平输出等。)

4. 开漏Pin不连接外部的上拉电阻则只能输出低电平(因此对于经典的51单片机的P0口而訁,要想做输入输出功能必须加外部上拉电阻否则无法输出高电平为实现线与逻辑应选)。一般来说开漏是用来连接不同电平的器件,匹配电平用的
5. 标准的开漏脚一般只有输出的能力。添加其它的判断电路才能具备双向输入、输出的能力。

6.正常的CMOS输出级是上、下两个管子把上面的管子去掉就是OPEN-DRAIN了。这种输出的主要目的有两个:电平转换、线与

7.线与功能主要用于有多个电路对同一信号进行拉低操作嘚场合,如果本电路不想拉低就输出高电平,因为OPEN-DRAIN上面的管子被拿掉高电平是靠外接的上拉电阻实现的。(而正常的CMOS输出级如果出現一个输出为高另外一个为低时,等于电源短路)

8.OPEN-DRAIN提供了灵活的输出方式,但是也有其弱点就是带来上升沿的延时。因为上升沿是通過外接上拉无源电阻对负载充电所以当电阻选择小时延时就小,但功耗大;反之延时大功耗小所以如果对延时有要求,则建议用下降沿输出

开漏和开集的原理类似,在许多应用中我们利用开集电路代替开漏电路如,某输入Pin要求由开漏电路驱动则我们常见的驱动方式是利用一个三极管组成开集电路来驱动它,即方便又节省成本如图3。

2.  上拉电阻R pull-up的阻值决定了为实现线与逻辑应选电平转换的沿的速喥阻值越大,速度越低功耗越小反之亦然。

Push-Pull输出就是一般所说的推挽输出在CMOS电路里面应该较CMOS输出更合适,因为在CMOS里面的push-pull输出能力鈈可能做得双极那么大输出能力看IC内部输出极N管P管的面积。和开漏输出相比push-pull的高低电平由IC的电源低定,不能简单的做为实现线与逻輯应选操作等push-pull是现在CMOS电路里面用得最多的输出级设计方式。  

当然open drain也不是没有代价这就是输出的驱动能力很差。输出的驱动能力很差嘚说法不准确驱动能力取决于IC中的末级晶体管功率。OD只是带来上升沿的延时因为上升沿是通过外接上拉无源电阻对负载充电的,当电阻选择小时延时就小、但功耗大反之延时大功耗小。OPEN DRAIN提供了灵活的输出方式但也是有代价的,如果对延时有要求建议用下降沿输出。

电阻小延时小的前提条件是电阻选择的原则应在末级晶体管功耗允许范围内有经验的设计者在使用为实现线与逻辑应选芯片时,不会選择1欧姆的电阻作为上拉电阻在脉冲的上升沿电源通过上拉无源电阻对负载充电,显然电阻越小上升时间越短在脉冲的下降沿,除了負载通过有源晶体管放电外电源也通过上拉电阻和导通的晶体管对地 形成通路,带来的问题是芯片的功耗和耗电问题电阻影响上升沿,不影响下降沿如果使用中不关心上升沿,上拉电阻就可选择尽可能的大点以减少对地通路的 电流。如果对上升沿时间要求较高电阻大小的选择应以芯片功耗为参考。

open-drain是漏极开路输出的意思相当于集电极开路(open-collector)输出,即ttl中的集电极开路(oc)输出一般用于线或、线与,也有的用于电流驱动

二.什么是线或为实现线与逻辑应选与线与为实现线与逻辑应选?

线与为实现线与逻辑应选即两个输出端(包括兩个以上)直接互连就可以实现“AND”的为实现线与逻辑应选功能在总线传输等实际应用中需要多个门的输出端并联连接使用而一般TTL门輸出端并不能直接并接使用,否则这些门的输出管之间由于低阻抗形成很大的短路电流(灌电流)而烧坏器件。在硬件上可用OC门或三態门(ST门)来实现。用OC门实现线与应同时在输出端口应加一个上拉电阻。
三态门(ST门)主要用在应用于多个门输出共享数据总线为避免多个门输出同时占用数据总线,这些门的使能信号(EN)中只允许有一个为有效电平(如高电平)由于三态门的输出是推拉式的低阻输絀,且不需接上拉(负载)电阻所以开关速度比 OC门快,常用三态门作为输出缓冲器

注:个人理解:线与,接上拉电阻至电源(~A)&(~B)=~(A+B),由公式较容易理解线与此概念的由来 ;

一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止.要实现线与需要鼡OC(open collector)门电路 .如果输出级的有两个三极管始终处于一个导通、一个截止的状态,也就是两个三级管推挽相连这样的电路结构称为推拉式电蕗或图腾柱(Totem-pole)输出电路

当输出低电平时也就是下级负载门输入低电平时,输出端的电流将是下级门灌入T4;当输出高电平时也就是丅级负载门输入高电平时,输出端的电流将是下级门从本级电源经 T3D1 拉出这样一来,输出高低电平时T3 一路和 T4 一路将交替工作,从而减低了功耗提高了每个管的承受能力。又由于不论走哪一路管子导通电阻都很小,使RC常数很小转变速度很快。因此推拉式输出级既提高电路的负载能力,又提高开关速度供你参考。
推挽电路是两个参数相同的三极管或MOSFET,以推挽方式存在于电路中,各负责正负半周的波形放大任务,电路工作时两只对称的功率开关管每次只有一个导通,所以导通损耗小效率高输出既可以向负载灌电流,也可以从负载抽取電流

推挽电路适用于低电压大电流的场合广泛应用于功放电路和开关电源中。
它的优点是:结构简单开关变压器磁芯利用率高,推挽電路工作时两只对称的功率开关管每次只有一个导通,所以导通损耗小
缺点是:变压器带有中心抽头,而且开关管的承受电压较高;甴于变压器原边漏感的存在功率开关管关断的瞬间,漏源极会产生较大的电压尖峰另外输入电流的纹波较大,因而输入滤波器的体积較大

锁存器输出端的状态不会随输入端的状态变化而变化,只有在有锁存信号时输入的状态被保存到输出直到下一个锁存信号。通瑺只有0和1两个值典型的为实现线与逻辑应选电路是D触发器。

缓冲器多用在总线上提高驱动能力、隔离前后级,缓冲器多半有三态输絀功能三态缓冲器就是典型的线与为实现线与逻辑应选器件,可允许多个器件挂在一条总线上当然OC输出也可用在线与为实现线与逻辑應选应用上。

time)指在触发器的时钟信号上升沿到来以前数据稳定不变的时间,如果建立时间不够数据将不能在这个时钟上升沿被打叺触发器保持时间(hold time)是指在触发器的时钟信号上升沿到来以后,数据稳定不变的时间如果保持时间不够,数据同样不能被打入触发器如图1

数据稳定传输必须满足建立和保持时间的要求当然在一些情况下,建立时间和保持时间的值可以为零 PLD/FPGA开发软件可以自动计算两个相关输入的建立和保持时间(如图2

竞争: 在组合为实现线与逻辑应选电路中,某个输入变量通过两条或两条以上的途径传到输出端由于每条途径延迟时间不同,到达输出门的时间就有先有后这种现象称为竞争把不会产生错误输出的竞争的现象称为非临界竞争紦产生暂时性的或永久性错误输出的竞争现象称为临界竞争

冒险:指数字电路中某个瞬间出现了非预期信号的现象“1”冒险是由一個变量的原变量和反变量同时加到与门输入端造成的“0”冒险是由一个变量的原变量和反变量同时加到一个或门输入端造成的

1代数法:为实现线与逻辑应选函数表达式中,若某个变量同时以原变量和反变量两种形式出现就具备了竞争条件。去掉其它变量留下有竞争能力的变量,如果表达式为:F=A+/A,就会产生“0”冒险;F=A*/A就会产生“1”冒险。

2卡诺图法: 只要在卡诺图中存在两个相切但不相交的圈(“0”冒险昰1构成的圈“1”冒险是0构成的圈),就会产生冒险

1修改设计法: 1代数法,在产生冒险现象的为实现线与逻辑应选表达式上加上冗余项戓乘上冗余因子;2卡诺图法,将卡诺图中相切的圈用一个多余的圈连接起来

2选通法: 在电路中加入选通信号,在输出信号稳定后选通允許输出,从而产生正确输出

滤出法: 由于冒险脉冲是一个非常窄的脉冲,一二可以在输出端接一个几百微法的电容,将其滤出掉

组合為实现线与逻辑应选电路的险象仅在信号状态改变的时刻出现毛刺,这种冒险是过渡性的它不会使稳态值偏离正常值,但时序电路中冒险是本质的,可导致电路的输出值永远偏离正常值或者发生振荡
  
组合为实现线与逻辑应选电路的冒险是过渡性冒险,从冒险的波形上可分为静态冒险和动态冒险。
  输入信号变化前后输出的稳态值是一样的,但在输入信号变化时输出信号产生了毛刺,这種冒险是静态冒险若输出的稳态值为0,出现了正的尖脉冲毛刺称为静态0险象。若输出稳态值为1出现了负的尖脉冲毛刺,则称为静态1冒险
  输入信号变化前后,输出的稳态值不同并在边沿处出现了毛刺,称为动态险象(冒险)
  从引起冒险的具体原因上,冒險可以分为函数冒险和为实现线与逻辑应选冒险函数冒险是为实现线与逻辑应选函数本身固有的,当多个输入变量发生变化时常常会發生为实现线与逻辑应选冒险。避免函数冒险的最简单的方法是同一时刻只允许单个输入变量发生变化或者采用取样的办法。
  单个輸入变量改变时不会发生函数冒险,但电路设计不合适时仍会出现为实现线与逻辑应选冒险。
通过精心设计修改电路的结构,可以消除为实现线与逻辑应选冒险

PLD内部毛刺产生的原因

我们在使用分立元件设计数字系统时,由于PCB走线时存在分布电感和电容,所以几纳秒的毛刺将被自然滤除而在PLD内部决无分布电感和电容,所以在PLD/FPGA设计中竞争和冒险问题将变的较为突出。

}

我要回帖

更多关于 三选二逻辑 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信