系统总线和器件间的耦合与显示器件有关系吗

近年来随着便携式数字电子产品笔记本计算机、数字式移动电话、手持式测试仪表等的迅速发展,要求使用体积小、功耗低、电池耗电小的器件数字系统的工作电压巳经从5V降至3V甚至更低(例如2.5V和1.8V标准的引进)。但是目前仍有许多5V电源的逻辑器件和数字器件可用因此在许多设计中3V(含3.3V)逻辑系统和5V逻輯系统共存,而且不同的电源电压在同一电路板中混用随着更低电压标准的引进,不同电源电压逻辑器件问的接口问题会在很长一段时間内存在本文讨论的是使用TTL和CMOS的3V和5V系统中逻辑器件间接口的基本概念和电路实例。理解了这些概念可避免不同电压的逻辑器件接口时出現的问题和保证所设计的电路数据传输的可靠性

2 逻辑电平不同,接口时出现的问题

在混合电压系统中不同电源电压的逻辑器件相互接ロ时会存在以下3个主要问题:

加到输入和输出引脚上允许的最大电压的限制问题;

两个电源间电流的互串问题;

必须满足的输入转换门限電平问题。

器件对加到输入脚或输出脚的电压通常是有限制的这些引脚有二极管或分离元件接到Vcc。如果接入的电压过高则电流将会通過二极管或分离元件流向电源。例如3V器件的输入端接上5V信号则5V电源将会向3V电源充电。持续的电流将会损坏二极管和电路元件

在等待或掉电方式时,3V电源降落到0V大电流将流通到地,这使总线上的高电压被下拉到地这些情况将引起数据丢失和元件损坏。必须注意的是:鈈管是在3V的工作状态或是0V的等待状态部不允许电流流向Vcc

另外用5V的器件来驱动3V的器件有很多不同情况,同样TTL和CMOS间的转换电平也存在不同情況驱动器必须满足接收器的输入转换电平,并要有足够的容限和保证不损坏电路元件

以上问题在详细地分析一些具体电路后便会很清楚。

3 可用5V容限输入的3V逻辑器件

3V的逻辑器件可以有5V输入容限的器件是LVC、LVT、ALVT、LCX、LVX、等系列此外,还有不带总线保持输入的飞利浦ALVC器件也是5V容限

为了说清楚为什么3V器件可以有5V的输入容限,首先介绍逻辑电路输入端的静电放电(ESD)保护电路的工作原理

实际上数字电路的所有输叺端部有一个静电放电(ESD)保护电路,如图1(a)所示传统的CMOS电路通过接地的二极管D1、D2对负向高电压限幅而实现保护,正向高电压则由二極管D3钳位这种电路的缺点是为了防止电流流向Vcc电源,最大的输入电压被限制在Vcc+0.5V对Vcc为3V的器件来说,当输入端直接与大多数5V器件输出端接ロ时允许的输入电压会太低大多数5V系统加到输入端的电压可达3.6V以上。有些3V系统电路可以使用两个MOS场效应管或晶体管T1、T2代替图1(a)中的D1、D2②极管如图1(b)所示。T1、T2的作用相当于快速齐纳二极管对高电压限幅由于去掉了接到Vcc的二极管D3,因此最大输入电压不受Vcc的限制典型凊况下,这种电路的击穿电压在7-10V之间因此可以适合任何5V系统的输入电压。

(a)传统的ESD保护电路输入电压被限制在Vcc+0.5V

(b)改进的ESD保护电路,输入电压不受Vcc限制

由上分析可知改进后具有ESD保护电路的3V系统的输入端可以与5V系统的输出端接口。

总线保持电路就是有一个MOS场效应管用莋上拉或下拉器件在输入端浮空(高阻)的情况下保持输入端处于最后有效的逻辑电平。图2(a)中的电路为一LVC器件总线保持电路的例子在该例子中制造商采取了改进措施而使其输入端具有5V的容限。其基本原理如下:P沟道MOS场效应管T1具有一个内在的寄生二极管它连接在漏極和衬底之间,通常源极与衬底是连在一起的这就限制了输入电压不能高于Vcc+0.5V。现在的措施是用常闭接点S1将源极与衬底相连当输入端电壓比Vcc高0.5V时,比较器使S2闭合S1断开,输入端电流不会通过二极管流向Vcc而使输入具有5V的容限图2(b)是LVT和ALVT器件总线保持电路的例子。这种电路鼡了一个串联的肖特基二极管D这样就消除了从输入到Vcc的电流通路,从而可以承受5V输入电压对于3V的总线保持LVC、LVT和ALVT系列器件可以承受5V的输叺电压。但对于3V的ALVC、VCX等系列器件则不能它们的输入电压被限制在Vcc+0.5V。

(a)在LVC总线保持电路中当输入电压上升超过Vcc时,比较器使S1开路消除了至Vcc的电流通路

(b)LVT和ALVT器件,反向偏置的肖特基二极管断开了到Vcc的电流通路

图2具有总线保持电路的输入端

下面讨论输出端的情况图3是鼡于3V CMOS器件的输出电路的简化形式。当输出端电压高于Vcc 0.5V(二极管压降)时P沟道MOS场效应管T1的内部二极管会形成一条从输出端到Vcc的电流通路。所以这种电路在与5V器件相接时需要加保护电路

图3简化的CMOS输出级

图4是一种带保护电路的CMOS器件输出电路。当输出端电压高于Vcc时比较器使S1开蕗,S2闭合使电流通路消失,这样在三态方式时就能与5V器件相接

图4带保护电路的CMOS输出端

LVT和ALVT器件的biCMOS输出电路如图5所示。它用双极NPN晶体管和CMOS場效应管来获得输出电压摆幅达到电源电压的要求电流不会通过NPN双极晶体管T1回流到Vcc,但在P沟道MOS场效应管中的内在二极管仍然会形成一条從输出端到Vcc的电流通路(为了简化图5中没有画出该二极管)。因此这种电路不能接高于Vcc的电压

对图5电路所加的保护电路,如图6所示增加了反向偏置的肖特基二极管D1,用以防止电流从输出端流到Vcc为了简化,图中没有画出双极晶体管图6中的输出端与5V驱动器共用一条总線。在三态方式时电路可以得到保护。当出现总线争夺即两个驱动器部以高电平驱动总线时比较器将P沟道MOS场效应管T1断开。当3V器件处于等待方式而3V电源为0时比较器和肖特基二极管D1可以起保护作用。

图6用比较器和反向偏置的肖特基二极管保护3V器件的输出端

4 3V、5V混合系统中不哃电平器件接口的4种情况

为了保证在混合电压系统中数据交换的可靠性必须满足输入转换电平的要求,但又不能超过输入电压的限度圖7就是各种转换电平的例子:

例如Vcc为5V±0.5V的系统,CMOS的输入电压VIH至少是3.85V而VIL必须小于1.35V。在3V/5V混合系统的设计中必须讨论以下4种信号电平的配置

(1)通常,5V TTL器件可以驱动3V TTL输入因为典型双极晶体管的输出并不能达到电源电压幅度。当一个5V器件的输出为高电平时内部压降限制了输絀电压。典型情况是Vcc-2VBE即约3.6V。这样工作通常不会引起5V电源的电流流向3V电源但是,因为驱动器结构会有所不同因此必须控制驱动器的输絀不宜超过3.6V以防万一。

(2)用3V器件驱动5V TTL的输入端应当是没有困难的不管是CMOS或biCMOS器件,3V器件实际上能输出3V摆幅的电压对5V TTL输入的高电平2V门限昰容易满足的。

(3)当用5V CMOS器件来驱动3V TTL输入时必须小心选择。要选用的3V接收器件应具有5V的容限

(4)前面曾谈到3V输出可以驱动5V TTL器件输入,泹要注意对5V CMOS器件的输入来说情况却大不一样应该记住3V输出是不能可靠地驱动5V CMOS输入的。在最坏的情况下当Vcc=5.5V时所要求的VIH至少是3.85V,而3V器件是鈈能达到的

上面讨论了不同电平器件接口的4种情况,那么对于第4种情况该怎么办这里介绍两种电平移位器件可以解决类似问题。

74LVC4245是一種双电源的电平移位器如图8所示。5V端用5V电源作为Vcc而3V端则用3V作为Vcc。它的功能类似于常用的收发器74LVC245所不同的是用两个电源而不是一个电源。

74LVC4245的电平移位在其内部进行双电源能保证两边端口的输出摆幅部能达到满电源幅值,并且有很好的噪声抑制性能因此该器件用来驱動5V CMOS器件的输入是很理想的。它的缺点是增加了功耗

较为简单的一种电平移位器件是74LVC07。它使用一个漏极开路缓冲器去驱动5V CMOS器件的输入如圖9所示。它的输出端由一个上拉电阻R接到5V电源

5V器件能和3V甚至更低电压的器件共存于一个系统中。这种情况已经存在并将存在相当长的时間在设计这种系统时要分析其中逻辑器件的接口问题。其关键是理解和运用以上讨论的基本概念以保证所设计的电路在不同电压器件间數据传输的可靠性

}

定向耦合与显示器件器是一种通鼡的微波/毫米波部件可用于信号的隔离、分离和混合,如功率的监测、源输出功率稳幅、信号源隔离、传输和反射的扫频测试等

主要技术指标有方向性、驻波比、耦合与显示器件度、插入损耗。

用来分配或合成微波信号功率并具有定向耦合与显示器件特性的微波元件咜是在主、副两根传输线(简称主、副线)之间设置适当的耦合与显示器件结构组成的。定向耦合与显示器件器采用同轴线、带状线、微带线、金属波导或介质波导等各种型式耦合与显示器件结构有耦合与显示器件孔、耦合与显示器件分支线和连续结构耦合与显示器件等型式。

什么叫“定向耦合与显示器件器”

耦合与显示器件器的主要功能就是主线中传输的功率通过多种途径耦合与显示器件到副线,并互相干涉而在副线中只沿一个方向传输。

目前主要有两种类型的定向耦合与显示器件器:具有一个耦合与显示器件端口和一个端接端口的标准萣向耦合与显示器件器;以及具有正向和反向耦合与显示器件端口的双定向耦合与显示器件器。此外还存在其他类型的双定向耦合与显礻器件器,根据耦合与显示器件至正向或反向端口的耦合与显示器件端口的种类这些双定向耦合与显示器件器被称为正向耦合与显示器件器和反向耦合与显示器件器。

使用定向耦合与显示器件器注意事项

在使用定向耦合与显示器件器的过程中需要注意的重要一点是,定姠耦合与显示器件器所提供的耦合与显示器件量对主传输路径插入损耗的理论最小值具有直接影响端口的耦合与显示器件量越小,插入損耗越低通常,耦合与显示器件端口的额定功率水平低于主传输路径的额定功率水平当主传输路径功率与耦合与显示器件强度的差值超出耦合与显示器件端口的功率处理能力时,则可能发生故障一般情况下,采用精密内部匹配端接方式的三端口定向耦合与显示器件器嘚定向性高于采用外部端接方式的四端口定向耦合与显示器件器

另一个需要考虑的因素在于定向耦合与显示器件器端接端口的端接类型。如果端接电阻设置为与传输线路的固有阻抗(通常为50欧姆)相等该端接端口处的能量可以极小的反射量被吸收。然而当端接端口处短路或开路,或者与传输线路的特性阻抗不匹配时该端口处的能量将被反射回主传输路径。此外当端接端口的功率超出端接器的功率限制,则可能会发生故障

定向耦合与显示器件器通常用于测试测量应用。此间一例为通过采用双定向耦合与显示器件器的方式或通过鉯定向耦合与显示器件器实施多项测试的方式,测量传输线路的输入功率和反射功率这在除去耦合与显示器件器本身的损耗之后,可作為电压驻波比的一种度量其他用途例如包括信号采样、信号注入以及功率通量监测,其中为了实现最佳的准确度,用户还得考虑定向耦合与显示器件器本身的损耗

当实施精确测量时,还需要根据定向耦合与显示器件器的质量考虑端口之间的隔离度无论如何耦合与显礻器件,耦合与显示器件器端口之间通常存在一定程度的泄露这一泄露量通常称为隔离度,用于衡量耦合与显示器件器设计的防泄漏能仂定向耦合与显示器件器的定向性为隔离度与耦合与显示器件系数之比,是耦合与显示器件器的一个常见性能指标

大多数定向耦合与顯示器件器因端口直流接地而不允许直流电流通过,只有某些定向耦合与显示器件器可允许直流电流通过对于允许直流电流通过的定向耦合与显示器件器而言,重要的一点是须将电流保持于额定值以下,以防电阻性损耗导致发热或影响端接性能为了满足目标性能,双萣向耦合与显示器件器(或称双向耦合与显示器件器)的所有端口均须接地此外,重要的一点是接地质量和连接负载须与定向耦合与顯示器件器的端口阻抗匹配。

90度或180度电桥也通常被称为“耦合与显示器件器” 虽然这些器件的物理设计通常与定向耦合与显示器件器看起来非常相似,但是其工作方式与定向耦合与显示器件器有本质不同然而,由于此类器件可在输出和耦合与显示器件端口之间进行功率汾配(3dB分配)因此当其被误认为耦合与显示器件系数极低的定向耦合与显示器件器时,有可能造成损坏

声明:本文由入驻电子说专栏嘚作者撰写或者网上转载,观点仅代表作者本人不代表电子发烧友网立场。如有侵权或者其他问题请联系举报。

}

我要回帖

更多关于 耦合与显示器件 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信