逻辑电路按照逻辑功能可分为,设计电路,输入三个逻辑变量ABC,如果输入相同就输出1,否则就输出0

版权声明:本文为博主原创文章,遵循 版权协议,转载请附上原文出处链接和本声明。

1、熟悉所用器件的引脚排列图。
2、根据实验内容要求设计出相应的组合逻辑电路,写出设计步骤,并画出逻辑电路图。

1、熟悉数字电子技术综合设计实验箱的使用。
2、进一步熟悉组合逻辑电路的设计方法与设计步骤。
3、学会用真值表设计组合逻辑电路,用实验验证其逻辑功能。

组合逻辑电路的设计就是根据给定的逻辑要求,设计出能够实现该功能的最佳组合逻辑电路,一般按下列步骤进行设计。

(1)分析设计要求并列出真值表。
首先根据文字描述分析给定问题,弄清楚输入变量和输出变量是哪些,并规定它们的符号与逻辑取值(即规定它们何时取值0,何时取值1) 。然后通过分析输出变量和输入变量间的逻辑关系,列出满足逻辑要求的真值表。
(2)求最简输出逻辑表达式。
根据真值表用代数法或卡诺图法求最简与或式,然后根据题中对门电路类型的要求,将最简与或式变换为与门类型对应的最简逻辑表达式
(3)根据步骤(2)中的最简逻辑表达式画出逻辑图,用相关器件实现所得出的逻辑电路。
(4)在完成以上电路理论设计的基础上,通过实验的方法,根据逻辑命题要求进一步来验证其正确性。否则,要重新考虑设计。

1、TH-SZ型数字系统设计实验箱;
3、导线/插接线若干。

1、设计一个A、B、C三人表决电路。当表决某个提案时,多数人同意,则提案通过,但A具有否决权。要求用与非门来实现。
要求写出设计步骤,画出设计电路图,并在实验箱验证其逻辑功能。

 图 1卡诺图和逻辑表达式

没有一票否决的A、B、C三人表决电路

 真值表(没有一票否决)
图 4卡诺图和逻辑表达式(没有一票否决) 
 图 5实物图(没有一票否决)
 图 6逻辑电路图(没有一票否决)
 图 7 仿真图(没有一篇否决)

2、设计一个监视交通信号灯状态的逻辑电路。

要求写出设计步骤,画出设计电路图,并在实验箱验证其逻辑功能。

1、写出实验内容的设计过程,列真值表;画卡诺图;化简逻辑式;画出逻辑电路图。
2、整理实验测试数据,分析实验结果。
3、通过本次设计性试验,总结出组合逻辑电路设计的一般方法。

}

数字逻辑考试题答案及评分标准

一、填空(共17分,每空1分)

3. 三态门的输出有 、 、 三种状态。

7. 由n 位寄存器组成的扭环型移位寄存器可以构成 进制计数器。

10. 四位环型计数器初始状态是1000,经过5个时钟后状态为 。

11. 在RS 、JK 、T 和D 触发器中, 触发器的逻辑功能最多。

12. 设一个包围圈所包围的方格数目为S ,消去的变量数目为N ,那么S 与N 的关系式应是 。

13. 在卡诺图化简逻辑函数时,圈1求得 的最简与或式,圈0求得 的最简与或式。

二、选择(共10分,每题1分)

4. 若用1表示高电平,0表示低电平,则是( )。

5. 下逻辑图的逻辑表达式为( )。

6. 三态门的逻辑值正确是指它有( )。

9. 组合逻辑电路在电路结构上的特点下列不正确的是( )。

A. 在结构上只能由各种门电路组成

B. 电路中不包含记忆(存储)元件

C. 有输入到输出的通路

D. 有输出到输入的反馈回路

三 、简答题(共15分,每题5分) & & &

1. 一个n 位无符号二进制整数能表示的十进制数范围有多大?表示一个最大2位十进制数至少需要多少二进制数?

3. 写出下列十进制数的BCD 码。

1. 用代数法化简下列各式(每小题3分)

2. 用卡诺图法化简下式(5分)

4. 在某计数器的输出端观察到如下图所示的波形,试确定该计数器的模。(4分)

四、分析设计(35分)

1. 十字路口的路况如下图所示。通道A (含A1和A2)为主干道,当通道A 没有车辆行驶,而通道B1或B2有车辆停留或等待时,则该处的车辆可以行驶;当通道A 有车时,无论通道B 的情况如何,通道A 允许通行。试用逻辑门电路设计交通灯控制电路。(15分)

数字逻辑考试题答案及评分标准

一、填空(共20分,每空1分)

1. 逻辑门电路中的基本逻辑关系为 、 、 三种。

2. 电平的高低一般用“1”和“0”两种状态区别,若规定 , 则称为正逻辑。

3. 逻辑代数中的“0”和“1”并不表示数量的大小,而是表示两种相互对立

5. 逻辑函数的表示方法有逻辑状态表、逻辑式、 、 。

6. 对于n 个输入变量有 个最小项。

二、单项选择题(共10分,每题1分)

2. 如果编码0100表示十进制数4,则此码不可能是( )。

6. 下列触发器中,没有约束条件的是( )。

9. 将十六进制数(4E.C )16转换成十进制数是( )。

10. 同步时序电路和异步时序电路比较,其差异在于后者( )。

B. 没有统一的时钟脉冲控制

D. 输出只与内部状态有关

三、 用逻辑代数证明下列等式(共10分,每小题5分)

四、化简题,将下列逻辑函数化成最小项。(每小题5分,共10分)

五、用卡诺图法化简下列逻辑函数。(共10分,每小题5分)

1. 用与非门设计一个举重裁判表决电路。举重比赛有3个裁判,其中一个主裁判,两个副裁判。每一个裁判可操作自己的按钮来裁定选手是否成功举起杠铃。只有当两个或两个以上裁判判定成功举起,且其中有一个为主裁判时,表示选手成功举起的指示灯才亮。(10分)

一、填空(共20分,每空1分)

1. 二值逻辑中,变量的取值不表示 ,而是指 。

2. 三态门电路的输出有1、 和 三种状态。

7. 构成一个模6的同步计数器最少要 个触发器

9. 逻辑代数中的三种基本逻辑运算有 、 、 。

11. T 触发器是在cp 操作下,具有保持和 功能的触发器。

二、选择题(共10分,每题1分)

1. 下列四个数中与十进制(163)10不相等的是( )。

2. n 个变量可以构成( )个最小项

5. 下列逻辑电路中为时序逻辑电路的是( )。

三、将下列十进制数转换为二进制数、八进制数、十六进制数和8421BCD 码。(共10分,每小题5分)

四、化简题(共25分,每题5分)

五、分析下图所示逻辑电路的功能。(10分)

六、试用2输入与非门和反相器设计一个4位的奇偶校验器,即当4位数中有奇数个1时输出为0,否则输出为1。(10分)

数字逻辑考试题答案及评分标准

一、填空(共15分,每空1分)

1. 三态门的输出有 、 、 三种状态。

9. 构成一个模6的同步计数器最少要 个触发器。

12. 对于共阴极显示器,可以用输出 的七段译码器7448来进行译码驱动。

13. 将特定的信息表示成二进制代码的过程称为 。

二、选择题(每题1分,共10分)

2. 将十六进制数(4E.C )16转换成十进制数是( )。

3. 标准与或式是由( )构成的逻辑表达式。

三、 用代数法化简下列等式(共20分,每题5分)

四、已知逻辑电路如图4.13示,试分析该电路的逻辑功能。(10分)

五、用译码器74138和适当的逻辑门实现函数。(10分)

六、数据选择器如下图所示,并行输入数据I 3I 2I 1I 0=1010,控制端X=0,A 1A 0的态序为00、01、10、11,试画出输出端L 的波形。(10分)

七、分析时序电路。(20分)

}

我要回帖

更多关于 逻辑电路按照逻辑功能可分为 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信